Procés de variacions>

G

gunturikishore

Guest
Hola a tots,

Si us plau, em ajudin a aquest problema.Pot qualsevol organisme dir quanta variació que es pot esperar que les tècniques de procés varien en amplada i longitud de disseny transisotrs.Tenia els transistors NMOS verysamll d'ample 1.3u i dispositius OGP 3.4u en la tecnologia o 18 utilitzats per divulgar els inversors que han de conduir els transistors de 120 o a la porta.Com les variacions és el que puc esperar en la mida dels transistors per sobre de

Gràcies per endavant.

 
Estimat Kishore,

El cas varaiations pitjor en qualsevol procés per a la majoria dels paràmetres és un 10%.En general, les foses considerin només els processos el més estable i que treballaria amb ells.

 
Pots buscar les dades proporcionades per la fosa dels paràmetres no coincideix.
Seria memtion quines variacions d'esperar al 2 transistors es col loquen a prop els uns dels altres.Distància de saperation també s'especifica per la fosa.

 
Pel que jo sé d'un disseny s'espera que funcionin correctament si durant les simulacions li dóna la funcionalitat adequada per a un 20% les variacions en els paràmetres del procés.però com va dir Vamsi les foses considerar només aquells processos que donen com a estable una variació d'un 10%

 
Crec que el model proporcionat per la fosa té prou informació.Es pot simular tot el cas (TT, FF, SS), combinada amb la variació VDD.Si tots passen, crec que és suficient.

Yibin

 

Welcome to EDABoard.com

Sponsor

Back
Top