pregunta sobre LDO

A

Analog_starter

Guest
Hola a tots,

Tinc algunes preguntes sobre el LDO bandgap i per a ell.
Per què sempre hi ha grans afegit capacitancia entre bandgap sortida (VBG)
i la terra?
I de quin nivell LDO corrent de sortida que ha de necessitar un límit actual del circuit?
Gràcies.

Salutacions cordials
Analog_starter

 
Ataki DDoS należą do grupy najstarszych zagrożeń w Internecie, jednak wciąż plasują się w czołówce największych sieciowych plag. Wraz z rozwojem systemów bezpieczeństwa ewoluowały, a ich głównym celem stały się aplikacje i usługi.

Read more...
 
1.De baix soroll
2.Per a les grans corrents (300 mA o més)

 
Analog_starter va escriure:

Hola a tots,Tinc algunes preguntes sobre el LDO bandgap i per a ell.

Per què sempre hi ha grans afegit capacitancia entre bandgap sortida (VBG)

i la terra?

I de quin nivell LDO corrent de sortida que ha de necessitar un límit actual del circuit?

Gràcies.Salutacions cordials

Analog_starter
 
Lloc en el condensador VBG és reduir el soroll i arrissat.En aquest circuit d'alta velocitat reduirà el condensador el temps de recuperació.

 
Una altra consideració més important és el biaix stabilization.you pot analitzar simulació AC

 
límit actual del circuit a nivell d'activació hauria de ser la funció de dissipació d'energia en el pas transiistor de LDO

 
sobre la gran capacitat!
pot consultar aquest document!
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
si us plau descarregar
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
la tapa és proporcionar un pol de baixa freqüència per filtrar el soroll, i reduir el temps de sortida stablizing.
però ningú pot explicar: amb la baixa freqüència introduït Com mantenir estable? quan DC AC simulaition, sempre injectar el senyal de CA de la VREF punt, i veure la resposta de CA en el camí de la retroalimentació (feedback mitjançant dues resistències). llavors en la ruta de senyal, amb l'afegit tapa introduir un pol de baixa freqüència, crec que això farà que inestable.

 
Tanmateix, el gran topall introduirà un pol de baixa freqüència i reduir el marge de Hase de la OTA.

 
pot fer referència el document
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
Per reduir l'alt FRE arrissat i estabilitzar el funcionament de CA

 
1.estabilitzar el cicle.
2.sufocar la càrrega transitoris.
3.les accions a curt arrissat a terra.

 
Hola a tots,

Crec que hi ha malentesos bandgap la tapa per la sortida.
Cap bandgap en la producció
s'utilitzen per JUST bandgap fins.No hi ha res davant LDO.La sortida es connecta a bandgap LDO-veu l'error d'entrada de amplificador i divisor de la resistència de sortida es connectarà de nou a veu entrada d'amplificador d'error i completa l'operació LDO.La ruta de circuit tancat no
s'ocupa de-veu entrada d'error en l'amplificador d'entrada de veu-només proporciona una referència estable.Tot el que no dins del bucle no contribuirà estabilitat preocupació.Així,
pls clara la seva ment que aquest límit no suposarà cap problema en l'estabilitat LDO.

OK, la gorra és només per bandgap.Es crea un pol en la corba de transferència bandgap i depèn de la mida, forma un filtre de pas baix amb la impedància de sortida per tallar el soroll d'alta freqüència i AC majors a VSS quan hi ha font de CA major que l'ample de banda.Res més.PPL utilitzar sempre la tapa STH especialment per estabilitzar la producció actual o mirall.És només un hàbit i arbitràriament de ppl pot simplement afegir la tapa valor depenent de la zona de disseny.

 

Welcome to EDABoard.com

Sponsor

Back
Top