necessita ajuda per ADC disseny

R

rogger123

Guest
Necessito ajuda per triar un de baixa potència CMOS ADC es compleixin els requisits següents

Resolució: 16 bits, (<0.5LSB, INL i DNL)
Max.Senyal de freqüència: 100Hz
Entrada: 2V pp diferencial
Sortida: I2C digital sèrie
Alimentació: 3V / - 20%
Procés: ~ 0.5um CMOS (a través d'MOSIS)
El mode en espera Potència: <1uW
Potència activa: <100uW
Àrea: <1 mm * 1 mm
Rang de temperatura: 0-40C

Thankx
rogger123

 
W sieci opublikowane zostały ostatnio statystyki popularności mobilnych systemów operacyjnych. Wygląda na to, że gigant z Redmond nie ma powodów do zadowolenia, gdyż system Windows Phone zanotował w ostatnim czasie spore straty. Co nie powinno nikogo dziwić, dominującą pozycję na liście zajął Android, którego popularność na niektórych rynkach zdoła...

Read more...
 
Pot fer referència a aquesta tesi
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
Tota l'arquitectura més adequada per al meu especificacions

rogger123

 
Crec que el ADC delta-sigma
s'adapti a les seves específics

 
Sigma Delta o la integració.
Vegeu l'article adjunt per aC tipus de selecció.
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
zouwanghui va escriure:

SAR ADC pot ser més adequat
 
Hola
Pot algú suggerir algunes material de referència per a qualsevol de la RAE o sigma delta arquitectures

 
Això és per a tu referència.
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
hola
Seria una bona idea utilitzar commutada opams d'ultra baixa potència i l'ús d'algorismes ADA.de ser així puc aconseguir algun material que descriu els conceptes per a ambdós swithched opamp i algorítmica
del ADC.
quan hem de fer ús de commutació de circuits de condensador?són de baixa potència dissenys?

 

Welcome to EDABoard.com

Sponsor

Back
Top