Estructura LDO pregunta

D

devop

Guest
Hola,
una pregunta sobre PIC aquí.
Vaig veure un xip de radiofreqüència que encastat de 2,7 LDO.Vsupply ~ 5.5, actual 20mA.and només hi ha un condensador Cbypass 22nF connectar-se a Vbattery.

Vaig pensar que l'estreta guany de bucle ha de ser gran, així que per què no es connecta a Voute Capacitor? Si tots els de la Cort estan dissenyats en el xip, el gran que l'àrea serà un condensador?Pot algú donar-me alguna opinió de l'estructura de la LDO.

I si jo vull dissenyar un POT per a un xip de RF, V alimentació de 2.7 ~ 5.5, corrent a 20 mA, quines altres especificacions que han de prestar molta atenció?
Last edited by devop el desembre 20, 2007 2:58, editat 1 cop en total

 
Crec, perquè la sortida POT actual no és gran, petit de 20 mA, tapa de sortida tan petit pot ser utilitzat per a l'emmagatzematge de càrrega.

 
Quin és el voltatge de sortida de la LDO, si la tensió de sortida és molt inferior a 2,7 V (almenys és a dir, menys de la V NMOS) del que podria haver utilitzat NMOS transistor de sortida i els requisits de la PAC serà menor

 
, Perquè no hi ha sortida de pin vdd, no tinc idea del que és la tensió de sortida ............

 
devop va escriure:

, Perquè no hi ha sortida de pin vdd, no tinc idea del que és la tensió de sortida ............
 
Crec que és un POT sense tapa, que utilitzen la càrrega de la bomba

 
de la compensació interna es realitza dins de la DAC.
El condensador és de transistors MOS de manera que l'exterior no és necessari connectar un condensador de compensació de bucle, però cal tenir un funcionament estable i complet d'una petita quantitat de condensador d'estar connectat a la terminal de sortida per assegurar que el sistema en plena fase operació.

És condensador menys POT

 
Gràcies a tots!
Pot algú donar-me una mica de paper sobre el condensador menys POT

 
Full On-xip CMOS de baix de deserció regulador de voltatge
Milliken, RJ; Silva-Marta? Nez, J.; SA? Sánchez-Sinencio, E.
Circuits and Systems I: Regular Papers, IEEE Transactions on [Circuits and Systems I: Fonamental Theory and Applications, IEEE Transactions on]
Volum 54, Número 9, setembre 2007 Pàgina (s): 1879-1890
Identificador d'objecte digital 10.1109/TCSI.2007.902615
Resum: Aquest article proposa una solució al condensador d'aquesta voluminós sota de deserció escolar (LDO) reguladors de voltatge amb una arquitectura exterior LDO capacitorless.El condensador extern de grans dimensions utilitzats en OCE típica es retira permetent una major integració del sistema de potència per al sistema en xip (SoC) de les aplicacions.Un sistema de compensació que es presenta proporciona una ràpida resposta transitòria i una gamma completa de corrent altern (AC) l'estabilitat de 0 - 50 mA corrent de càrrega, fins i tot si la càrrega de sortida és tan alt com 100 pF.The 2.8-V LDO capacitorless regulador de voltatge amb una font d'alimentació de 3 V va ser fabricat en un comercial de 0,35 $ mu $ m tecnologia CMOS, consumeix només el 65 MU $ $ a de la terra amb una tensió de deserció escolar de 200 mV.Els resultats experimentals demostren que la proposta de l'arquitectura PIC capacitorless supera la càrrega típica transitòria i AC problemes d'estabilitat es troben en arquitectures anteriors.
-------------------
http://www.edaboard.com/viewtopic.php?t=272040&highlight=capless dropout

-------------------
Un condensador lliure de CMOS de baix de deserció Regulador amb amortiment-Factor-REQÜÈNCIA Control de compensació
Ka Nang Leung, membre de la IEEE, i Philip KT Mok, Senior Member, IEEE
A 1.5-V 100-mA-condensador baixa CMOS lliure regulador de deserció escolar (LDO) per al sistema-en les aplicacions de xip per reduir l'espai a bord i pins externs es presenta.Mitjançant la utilització d'amortiment de compensació de freqüència factorcontrol sobre l'estructura de PIC avançada, el POT proposat preveu una alta estabilitat, així com la línia ràpida i la càrrega de resposta transitòria, fins i tot en una operació lliure de condensadors.L'POT proposat ha estat aplicat en un comercial CMOS de 0,6 m de la tecnologia, i l'àrea de xip actiu és 568 m 541 mL'error total de la tensió de sortida a causa de la línia i les variacions de càrrega és inferior a 0,25%, i el coeficient de temperatura és de 38 ppm / C. A més, la tensió de sortida pot recuperar en 2 s per complet els canvis loadcurrent.El poder de relació de rebuig de l'oferta a 1 MHz és de 30 dB, i la densitat espectral de soroll de sortida a 100 Hz i 100 kHz són 1,8 i 0,38 V / Hz, respectivament.
----------
http://www.edaboard.com/viewtopic.php?t=152763&highlight=ldo area mok

 
És possible usar el condensador de bypass per a la compensació de freqüència?

 
Proposo el següent material:

Actual eficient, de baix voltatge, sota Reguladors de deserció
per Gabriel A. Rinco-Morahttp://ieeeclub.org/inc/sdetail/2277

 
peterwang va escriure:

Proposo el següent material:Actual eficient, de baix voltatge, sota Reguladors de deserció

per Gabriel A. Rinco-Morahttp://ieeeclub.org/inc/sdetail/2277
 
Sí .. és un condensador menys LDO.

pot o maynot tenen un chargepump.

 

Welcome to EDABoard.com

Sponsor

Back
Top