Disseny de dues etapes Op-amplificador

Y

yvahini

Guest
Tinc una HW deisign a una etapa de dues op-amplificador, que inclouen un amplificador diferencial (fase 1) amb un sol casquet de sortida, un amplificador CS (etapa 2). Finalitat de la CS de amplificador no és només per augmentar el guany, sinó també per ajudar en l'estabilització de l'opció amp.One dels terminals d'entrada de l'entrada de l'amplificador de diferències pot ser "d'entrada d'inversió" i l'altra entrada és "no invertir d'entrada".

Especificacions:
Font d'alimentació DC = 2.5V
Consum de potència màx = 10 MW
Tensió de llaç obert = 80 dB de guany
Swing tensió = 2V
Marge de fase d'almenys 45 graus
Unitat de freqüència de creuament de guany compensada amplificador op menos 10 MHz
Biaix Requisits: Circuit ha de funcionar en una sola tensió de polarització de l'ús supply.For una resistència (precisió), la tensió d'alimentació adequada i el disseny actual dels miralls per al circuit.

Vull que el circuit de la mà i els càlculs, si és possible ....
Que respongui el més aviat possible.

 
ho pots trobar en aquest llibre (capítol 6):
Circuit CMOS analògic Design.2e.by PEAllen

Bona sort

 

Welcome to EDABoard.com

Sponsor

Back
Top