Com utilitzar FPGA generar el codi sinwave digital per CAD?

K

kivvzhou

Guest
Hello, guys.Ara necessito utilitzar FPGA per generar el codi sinwave digital de 12 bits (que vol dir que el codi digital de 12 bits per restaurar la senyal analògic és un sinwavw) per controlar la DAC a prova la meva SNR CAD i SNDR, ningú em pot donar algun suggeriment de com generar aquest 12 bits digitals utilitzar el codi FPGA?gràcies!

 
Porzucając silnik Presto na rzecz WebKita i odchudzając Operę z wielu funkcji (ekhm!) zapomniano o wersji dla systemu operacyjnego Linux. W rezultacie posiadacze różnych wersji "pingwina" jeszcze od niedawna musieli zadowolić się dość archaiczną wersją 12.16. Dopiero wczoraj na podstronie powiązanej z kanałem dla deweloperów pojawiła się bazująca n...

Read more...
 
La majoria de DDS dissenys utilitzen una taula de recerca, amb o sense interpolació.

 
Estic d'acord amb FVM,
Vostè pot crear una taula de cerca simple per 1/4th de l'ona sinusoïdal, a continuació, repetir les que 4 vegades amunt i avall per obtenir la correcta valors de sortida del si.

La mida de la taula de cerca depèn de la seva freqüència.

Fes una ullada a aquesta aplicació Xilinx nota d'algunes idees sobre com fer-ho:

http://www.xilinx.com/support/documentation/application_notes/xapp448.pdf

 
Un fil anterior, que mostra com una taula de cerca es poden generar en el codi VHDL:
http://www.edaboard.com/viewtopic.php?t=294522

 
hola,

He generat diferents ones (si, saqare, trialngle i de dent de serra) i es mostrarà en pantalla OLED en el meu projecy remetre aquest pdf.

http://www.actel.com/documents/M1AFS_EMBEDDED_KIT_Webserver_UG.pdf

--
Shitansh Vaghela

 

Welcome to EDABoard.com

Sponsor

Back
Top