Com crear un generador de rampa per al control de boost converter??

M

mengghee

Guest
Hola,
Em pregunto si algú em pot donar alguns suggeriments sobre com crear un generador de rampa que té una freqüència d'aproximadament 50KHZ-100KHz.Estic obligat a construir el generador de rampa per al control de la meva impuls convertidor de CC a CC.Gràcies, gràcies.També he estat informat per una del meu professor que no anava a poder posar en pràctica un impuls amb una freqüència tan alta, a causa de la capacitat al tauler.¿És cert?gràcies ...

 
Crec que aquesta freqüència està molt bé, vaig a construir 100KHz augmenta en placa i el treball.No hi haurà alguna pèrdua d'eficiència a causa de la càrrega i descàrrega de les capacitats perdudes, però no crec que vostè va per a un registre d'eficiència ..

De tota manera, aquí és un gen comú en pista que he utilitzat.Es cobra una gorra a Vcc / 2, llavors el descàrrega a 0 i comença de nou.

Heus aquí com funciona - A l'inici, R1/R2 crear un llindar de Vcc / 2, i la comparació dóna una sortida de baixos per a que la tapa pot carregar-se.Quan la tapa es carrega fins al Vcc / 2, la comparació va més alta.Aquesta curtcircuita R2, canviant la tensió de referència per Vcc/10 i els abocaments de la PAC ràpidament.Una vegada que cau per sota de la tapa de Vcc/10, la comparació va més baixa i la tapa es pot iniciar la càrrega de nou.

Q3/Q4 és un mirall que s'utilitza actualment per cobrar la tapa amb un corrent constant.El corrent és (Vcc-0.65) / R7.Vostè podria simplement utilitzar un 10K a Vcc per cobrar la PAC, però la rampa tindria una lleugera corba a la mateixa - no és gran cosa per a l'experimentació, però això significa que la corba de guany del modulador PWM podria canviar lleugerament a mesura que el cicle de treball canvia - vostè pot dir-li al seu professor que el que ells pensen que ets un mestre PWM!

En general, quan s'utilitza aquest circuit per construir un convertidor boost, ús la sortida del comparador a una força de restauració a la PWM flip-flop, donant un bon servei porta màxim del cicle i la prevenció del bucle de bloqueig en l'estat ON.

Vols treure la resta de l'alça?
Malauradament, cal iniciar una sessió per veure aquest arxiu adjunt

 
OK, vaig seguir endavant i va acabar l'esquema.És creat per a la conversió de 5v a 12 a voltant de 80 kHz.Al SIM, l'eficiència és del 89% amb una càrrega de 1A (12W fora).

Utilitza 3 / 4 d'un comparador quàdruple LM339, i un grapat de dispositius discrets.Siéntase lliure de perdre el temps amb qualsevol dels blocs.L'amplificador d'error és força desagradable, ja que és només un guanyat cap avall en la comparació.I el controlador IC és realment mala mort, fins i tot un grup d'inversors de la femella hexagonal en paral.lel seria millor - però a 80kHz vostè no està realment a la recerca de 10 nanosegons risetimes ...

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />Atès que aquest circuit és una manera de voltatge, vostè necessitarà un segon zero - He creat aquest per una tapa en la resistència d'FP superior, però es pot utilitzar un amplificador d'error op amp amb el tipus 3 de compensació, etc, si ho desitja.

Cal subministrar un 1v referència a l'amplificador d'error, però això és força estàndard en els reguladors.

Bona sort!
Malauradament, cal iniciar una sessió per veure aquest arxiu adjunt

 
Gràcies electronrancher molt.Vaig a intentar fer veure que diagrama del circuit.També em pregunto si funcionarà si estic fent servir un xip generador de rampa com el MAX038 com se'm permet al meu professor d'utilitzar un xip.També em pregunto com calcular el rendiment d'un boost converter ...donant-li les gràcies en anticipació

 

Welcome to EDABoard.com

Sponsor

Back
Top