càlcul de sigma-delta fraccionada-N PLL

N

niklas.zhu

Guest
assumir fraccionada-N PLL amb sigma-delta arquitectura de MASH 1-1-1 i és d'aplicació GSM (ample de banda de canal de 200 kHz) des MASH 1-1-1 sortida de -4 a 3, el nombre sencer dividit és C, i la freqüència de sortida del VCO és Fouta (suposant que és Fouta 960MHz) és (Fouta / (C-4) - Fouta / (C3)) / C, el canvi de freqüència de sortida del VCO? ja que el canvi de freqüència ha de menys de 200 kHz * x (x
 
Si us plau, utilitzeu una mica la notació matemàtica poc: Si el Mash generar l'interval de nombres {3} -4 ... (3bit signat) i el divisor es modula amb que la producció de C-4 {...} C 3 la freqüència de sortida és fout = FREF * {C-4 ... C3} = {FREF * (C-4) ... FREF * (C3)} El advanatge és que el total de 8 nombres podria acostar-se a una distribució gaussiana . Així que impulsa podria ser molt baix.
 

Welcome to EDABoard.com

Sponsor

Back
Top