posterior disseny de simulació és obligatori?

M

memsgg

Guest
Hola,

Disseny utilitzant un ic opamp una cèl lula de CDK, però el CDK no pot fer el càrrec de simulació de disseny inclòs el opamp cel lular, la meva quetion és:

1.No vull dissenyar el opamp per mi mateix, hi ha algun problema per l'ús de la cèl lula de opamp CDK?

2.¿Quina és la postlayout principalment per?Crec que és paracitics de condensador i resistència, és correcte?

3.la freqüència de treball és inferior a 10kHz, he de fer el càrrec abans de la simulació de disseny tapeout?

Gràcies per endavant
Yong

 
memsgg va escriure:2.
¿Quina és la postlayout principalment per?
Crec que és paracitics de condensador i resistència, és correcte?3.
la freqüència de treball és inferior a 10kHz, he de fer el càrrec abans de la simulació de disseny tapeout?

 
No sé com fer ara, l'equip de disseny utilitza dracula a ERC i LVS, però no és compatible amb el lloc de disseny de simulació si ús opamp les seves cèl lules.és estrany?

10kHz i crec que és baix, i el condensador ha de ser parasitàries bé, és correcte?

Pot algú ajudar?

Moltes gràcies

 
hola!

He intentat posat disseny de simulació, però només després que va dissenyar el propi amplificador op.i com a exemple el meu propi disseny parasitàries rc després de l'extracció.no han intentat simular els disponibles op amplificador inclòs en el kit.

intentar dissenyar una?

- Al

 
MSSN va escriure:memsgg va escriure:2.
¿Quina és la postlayout principalment per?
Crec que és paracitics de condensador i resistència, és correcte?3.
la freqüència de treball és inferior a 10kHz, he de fer el càrrec abans de la simulació de disseny tapeout?

 

Welcome to EDABoard.com

Sponsor

Back
Top