Modulació FSK de dades d'1 Mbps en un bucle PLL

7

7rots51

Guest
Hola vull utilitzar un dispositiu analod PLL (ADF4xxx) i un VCO de Minicircuits (en el rang de prop de 2 GHz, i modulen les dades d'1 Mbps en ell, el meu tipus de modulació és FSK. Com puc modular el senyal de dades d'alta velocitat? Quina és la valor de la separació de freqüència?
 
Vostè necessita un bucle de banda estreta, probablement al voltant de 3 KHz d'ample de banda de bucle. Cal per dividir cap avall la freqüència del VCO a una freqüència de referència molt baix, potser per sota de 25 KHz, per mantenir la desviació de fase instantània molt per sota de 2Π. Ajudaria a Manchester codificar les dades, de manera que la freqüència central no vaga. Seria de gran ajuda per aleatoritzar les dades de manera que si hi ha una llarga cadena de zeros, la freqüència no és la deriva 500 KHz.
 
la desviació de freqüència està subjecte a l'amplada de banda i BER que vol aconseguir, plz referència a alguns llibres de comunicació per a aquest diagrama.
 
Jo codificador manchester, si us plau enviï un diagrama o un article sobre aquest tema? Com puc sol · licitar senyal 1Mpbs? Aplicar-ho a la tensió de sintonia VCO?
 

Welcome to EDABoard.com

Sponsor

Back
Top