Disseny de 150MHz per a la força passador de conduir?

N

nemolee

Guest
En poc el disseny, la velocitat és més gran que abans. Per a la interconnexió TTL, el temps és de prop de trancient 1ns de pujada i baixada. 1/150Mhz = 6.66ns. 6,66-2 - el temps de configuració - el temps d'espera = marge estable, el marge estable és més petit. La línia de dades sobre el PCB és fonamental en aquest cas. Té vostè algun pensament en el disseny d'alta velocitat?
 
i tenen un disseny del bus SDRAM a 150MHz. que és la manera difícil aconseguir el tancament de calendari. hi ha 5 maneres en què vostè pot fer referència. 1. obtenir més marge amb el senyal de rellotge, es pot empènyer o tirar de la vora de rellotge per augmentar el marge. 2. si el disseny d'un autobús, vostè ha de rebre més atenció en el P & I etapa. De sortida de registre d'entrada i registre és obligatori. i posar el registre amb la mateixa distància a la cèl · lula d'IO. que necessita el lloc i el manual de ruta. 3. utilitzar el rellotge LVDS com sigui possible. 4. utilitzar una cel · la especial d'IO 5. consideren retard del PCB en un model d'ús del IBIS sort bona
 
En el disseny de molt alta velocitat digital, hem d'utilitzar l'origen de la senyalització síncrona, és a dir, l'enviament de dades amb el estroboscòpic de dades en conjunt, llavors si podem coincidir amb la línia de retard de dades i les dades de línia de retard estroboscòpica, la demora de PCB rastre s'elimina. però quan la freqüència de funcionament anar més alt, s'utilitza utilitzar senyalització de sèrie per a l'enviament del senyal, amb aquest mètode, es codifiquen les dades de rellotge i dades en una línia, les dades de transmissió de velocitat és molt alta. salutacions [quote = nemolee] En recent disseny, la velocitat és més gran que abans. Per a la interconnexió TTL, el temps és de prop de trancient 1ns de pujada i baixada. 1/150Mhz = 6.66ns. 6,66-2 - el temps de configuració - el temps d'espera = marge estable, el marge estable és més petit. La línia de dades sobre el PCB és fonamental en aquest cas. Té vostè algun pensament en el disseny d'alta velocitat? [/Quote]
 

Welcome to EDABoard.com

Sponsor

Back
Top