Com aconseguir una volta constant al llarg de voltatge theshold de l'inversor

W

walker5678

Guest
He trobat un problema que requereix un gir constant al llarg tensió de llindar d'un inversor en una àmplia tensió d'alimentació de 5V ~ 2.5V, i el voltatge és millor ser 1.1V. Per exemple, a VDD = 2,5 V, la tensió és 1.1V, i en VDD = 5 V, la tensió és d'aproximadament 1,2-1.3 V. Sembla que és difícil d'aconseguir aquest objectiu. Podria algú donar un consell? gràcies!
 
theoratically, una variació del procés CMOS evitar que un simple inversor de tenir un punt de tret constant, així que un de la manera més fàcil és utilitzar una banda prohibida per generar un voltatge de referència i un inversor per comparar el senyal d'entrada en contra que el voltatge de referència per a una sortida digital , no estic segur si s'ajusta al seu circuit.
 
Implementar l'inversor amb un parell diferencial l'entrada no inversora està lligada a una referència de prop de 1,1 (el llindar) i el senyal d'entrada escombra l'entrada d'inversió.
 
No és possible fer punt de tret constant per a l'inversor. Si en el procés d'urbanisme VthN ~ 0.9V o pot tractar de fer NMOS molt més fort que l'OGP per punt de tir estarà prop d'1 V ~ per al rang de subministrament ur.
 
És impossible que un simple inversor per treballar com el que vostè desitja. Si us plau, ordenar l'ús de banda prohibida i el comparador en el seu lloc.
 

Welcome to EDABoard.com

Sponsor

Back
Top