1-bits DAC problemes

C

cjupiter

Guest
Quines serien els pics en la sortida est de ser el resultat?Aquesta és la sortida d'un DAC de 1 bit complementàries aplicades pels commutadors.L'entrada és una ona quadrada, i de la DAC és el canvi a alta o baixa en funció de l'ona quadrada d'entrada.Per tant, im endevinar això passa el canvi de característiques d'un MOSFET.Però
m'agradaria saber exactament la raó per la qual es produeix.Im segur que algú sap.

Seria capacitat interna de MOSFETs, w / l ràtios que són 20 pel camí.Són BSIM3v3 MOSFETs.

Gràcies per qualsevol ajuda
Ho sentim, però necessita accés per veure aquest arxiu adjunt

 
Capacitiu a través de l'alimentació és una possibilitat.Una forma de prova d'això és més lent perquè les vores de nivell d'entrada de la lògica i veure si els resultats són més baixos pics d'amplitud, però de major durada.

Al costat pràctic, el sistema disposa d'un filtre de pas baix arran de la DAC i el filtre eliminarà aquests pics.Aleshores el problema serà el espigues afegint una petita quantitat per al pressupost d'error de la sortida analògica de tensió.

 
Un altre problema que tinc amb aquest DAC de 1 bit és que el disseny swithes negatiu connectat a la tensió de referència, limitar la sortida DAC swing a solo -1.34V en comptes de -1.75v.Quan substituir aquests modificadors amb ideals i obtenir el ple.

Hi ha alguna cosa que pugui fer que alleugereixin aquest problema.O he de triar un disseny diferent per a mi CAD?

 
Això pot ser causat bo en la resistència dels seus transistors.Intenta fer els transistors més gran (en aquest cas, el problema pitjor error), o augmentar la tensió de referència o el disseny de la resta del circuit per treballar amb la menor producció.

 
és la seva resistència paràsita
del transistor
i la tapa.són grans?

 
Sembla que,
el rellotge feedthrough,
com s'assenyala, que augmenta el
mida del pas, es va a posar pitjor.
Intenta reduir la pendent de la senyal clokc

 

Welcome to EDABoard.com

Sponsor

Back
Top